МГТУГА

Статистика


Онлайн всего: 3
Гостей: 3
Пользователей: 0

Форма входа

Вычислительные системы

Вычислительные системы :

1.1 Назначение блока микропрограммонго управления.Способы перехода к следующей микрокоманде в микропрограмме.

1.2 Архитектура конвейерно-векторной системы.Примеры систем.Ограничение производительности.

2.1 Типы Кеш-памяти.Размещение блоков Кеш-памяти.Полностью ассоциативный Кеш.

3.1 RISC- процессоры.Причины их появления.Основные особенности структуры.

3.2 Многопроцессорные системы с локальными памятями.Особенности КЭШа в многопроцессорных системах.

4.1. Система прерываний. Запросы прерываний. Характеристики системы прерываний.

4.2. Широкое слово и расслоение памяти. Области и особенности использования.

5.1 Стек.Операции PUSH и POP .Назначение. Реализация.

5.2 Операционный конвейер.Работа.Возможности и ограничения ускорения операций.

6.1. Закон Амдала. Возможности ускорения и эффективность параллельной обработки.

6.2 Архитектура машины с управлением потоком данных.

7.1 Ассоциативная память. Назначение и использование. Теги, компаранды, организация.

7.2 Многомашинные комплексы и многопроцессорные системы с общей и разделенной памятью.

8.1 Методы повышения производительности памяти. Последовательность действий при загрузке оперативной памяти. Аппаратный стек.

8.2 Методы объединения средств ВТ в комплексы и системы. Системы массового параллелизма.

9.1 Командное управление. Последовательность команд и счетчик команд. Интерпретация машинных команд.

9.2 Микропрограммное управление. Микрооперация и микрокоманда. Вертикальное и горизонтальное микропрограммирование.

10.1 Назначение и основные характеристики памяти. Регистровое СОЗУ. РОН. Адресация и использование РОН

10.2 Архитектура ассоциативных вычислительных систем. Примеры, возможности реализации.

11.1 Многоуровневая память и линейное адресное пространство. Ускорение обменов с массовой памятью.

11.2 Микрооперация. Микрокоманда. Достоинства, недостатки микропрограммного управления. Смешанное микропрограммирование.

12.1 Предвыборка команд и конвейерная обработка.

12.2 Эффективность использования кэш-памяти. Вероятность успеха и промаха. Организация обмена с ОП с обратной и со сквозной записью.

13.1 Архитектура машин с управлением потоком данных. Форматы шаблонов и токенов.

13.2 Шины, арбитраж. Пропускная способность шины.

14.1 Зашита памяти по ключам и по границам. Организация и структура этих методов защиты.

14.2 RISC и CISC архитектуры.Сравнение принципов,ограничения.Способы повышения быстродействия.

15.1 Жёсткое и микропрограммное управление. Сравнительные хар-ки и особенн. Реализации

15.2 Аппаратура для организации режимов пакетн. обр-ки, раздел. времени,реального режима.

16.1. CISC процессоры. Основные ограничения. Примеры. Время выполнения команд.

16.2 Суперскалярность.

17.1. Назначение сопроцессоров. Взаимодействие ЦП и сопроцессора. Виды

17.2 Иерархическая структура памяти.

18.1 Совмещение операций как способ повышения производительности (см. 5.2)

18.2 Работа кэш-памяти. Стратегии вытеснения блоков данных из кэш-памяти. Кэш первого и второго уровней. Разделенный кэш команд и данных.

19.1. Динамическое предсказание переходов, нарушение естественной последовательности выполнения команд.

19.2. Особенности современной динамической памяти, выборка строки и столбца. Типы ОЗУ. Цикл чтения и записи.

20.1. Структура и микропрограмма АЛУ для сложения и вычитания чисел с фиксированной точкой.

20.2. Архитектура машин с управлением потоком запросов. Основные понятия.

21.1. Элементы статической и динамической памяти. Постоянная и перепрограммируемая память. Особенности флэш-памяти.

21.2. Коммутаторы в мультипроцессорных системах. Виды соединений.

22.1. Принцип действия управляющего автомата с хранимой программой.

 
 

Поиск

Дисциплины