При
синхронном моделирование работы функциональной схемы модели элементов
представляются логическими функциями без учета задержек сигналов, а сигналы – 0
и 1. Примен. для оценки прав. логического ф-ния дискретных устройств без учета
переход. процессов. Особенность – решение логических уравнений, сост-их мат.
модель ф-ной схемы, в определенном порядке, соответствующем последовательности
прохождения сигналов через элементы схемы. Выполняют операцию ранжирования схемы,
определяется ранг r вычисления мат моделей элементов ФС.
При моделировании схем с обратной связью, в цепь обратной связи вводится
элемент задержки D, на начальном этапе моделирования цепь
обратной связи разомкнута и входам элемента, связанным с ОС, присваивается ранг
r=0. Результат моделирования – временная диаграмма.